PCI-SIG本周三正式發(fā)布PCIe 8.0 Draft 0.5規(guī)范,這是PCIe 8.0標(biāo)準(zhǔn)誕生以來(lái)首個(gè)完整規(guī)范版本,標(biāo)志著新一代高速互聯(lián)協(xié)議走完架構(gòu)定型關(guān)鍵一步。不同于以往草稿版本的碎片化內(nèi)容,本次Draft 0.5完整敲定PCIe 8.0核心架構(gòu)、技術(shù)路線與基礎(chǔ)技術(shù)參數(shù),為全球半導(dǎo)體硬件廠商劃定研發(fā)標(biāo)準(zhǔn)。對(duì)于整個(gè)高速互聯(lián)行業(yè)而言,此次發(fā)布絕非簡(jiǎn)單的版本更新,而是行業(yè)正式邁入256GT/s超高傳輸速率時(shí)代的信號(hào),將重塑芯片、主板、連接器、線束組件、數(shù)據(jù)中心等全產(chǎn)業(yè)鏈發(fā)展節(jié)奏。
![]()
Draft 0.5首次完整確定 PCIe 8.0的核心架構(gòu)與主要技術(shù)路線,PCI-SIG成員廠商現(xiàn)已可基于該版本啟動(dòng)前期原型驗(yàn)證、架構(gòu)設(shè)計(jì)以及IP開發(fā)工作,并提交后續(xù)技術(shù)提案。根據(jù)當(dāng)前規(guī)范,PCIe 8.0將繼續(xù)維持256GT/s目標(biāo)傳輸速率,通過x16配置可實(shí)現(xiàn)1.0TB/s的雙向帶寬,較PCIe 7.0的128GT/s實(shí)現(xiàn)翻倍(在常用的 ×16 配置下,實(shí)際數(shù)據(jù)傳輸速度最高可達(dá)雙向每秒512GB),較當(dāng)前主流的PCIe 4.0提升了16倍。PCIe 8.0 Draft 0.5 已基本覆蓋規(guī)范主要組成部分,包括電氣層、邏輯層、協(xié)議層、兼容性以及軟件支持等關(guān)鍵內(nèi)容。
目前 PCI-SIG 已基本鎖定 PCIe 8.0 的核心技術(shù)方案,包括:
從技術(shù)架構(gòu)來(lái)看,PCIe8.0延續(xù)成熟高效的現(xiàn)有技術(shù)體系,鎖定256GT/s目標(biāo)傳輸速率,明確沿用PAM4調(diào)制、FEC前向糾錯(cuò)、Flit Mode幀模式編碼等核心技術(shù);同時(shí)優(yōu)化協(xié)議層帶寬性能、保留原生向后兼容能力,并同步規(guī)劃新一代連接器解決方案。
整套規(guī)范全面覆蓋電氣層、邏輯層、協(xié)議層及軟件適配等關(guān)鍵維度,整體技術(shù)框架已基本成型,僅部分電氣參數(shù)與鏈路訓(xùn)練機(jī)制尚有微調(diào)優(yōu)化空間,主體技術(shù)方案已正式敲定。
PCIe 8.0的落地,將為人工智能、數(shù)據(jù)中心等數(shù)據(jù)密集型場(chǎng)景提供頂級(jí)帶寬支撐。尤其在AI訓(xùn)練場(chǎng)景中,可大幅加速GPU/TPU集群間的數(shù)據(jù)交互,有效破除I/O傳輸瓶頸。需注意的是,當(dāng)前Draft 0.5并非最終正式版本,后續(xù)部分電氣參數(shù)、鏈路訓(xùn)練邏輯及協(xié)議細(xì)節(jié)仍存在調(diào)整優(yōu)化的可能。
對(duì)整條產(chǎn)業(yè)鏈而言,Draft 0.5的發(fā)布標(biāo)志著PCIe 8.0正式邁入實(shí)質(zhì)研發(fā)周期。AMD、Intel、NVIDIA等平臺(tái)大廠,以及IP 、SerDes、PHY相關(guān)廠商,均可提前開展架構(gòu)設(shè)計(jì)與原型驗(yàn)證,并預(yù)留規(guī)范迭代的兼容余量。
現(xiàn)階段行業(yè)最大意義在于:PCIe 8.0 規(guī)范主體已趨于成熟,全產(chǎn)業(yè)鏈可正式啟動(dòng)下一代高速互聯(lián)產(chǎn)品的布局與研發(fā)
![]()
此次公告中另一大值得關(guān)注的信號(hào),是 PCI-SIG 仍在持續(xù)評(píng)估新一代連接器技術(shù),這也側(cè)面印證:現(xiàn)有銅互聯(lián)物理層性能已逐步逼近物理極限。
對(duì) PCIe 5.0、PCIe 6.0 世代而言,鏈路損耗預(yù)算、串?dāng)_與信號(hào)反射,已然成為高速傳輸落地的核心瓶頸;而邁入 PCIe 8.0 256GT/s 速率時(shí)代后 —— 這一速率更是突破了現(xiàn)有所有銅互聯(lián)標(biāo)準(zhǔn)的歷史上限 —— 上述信號(hào)完整性難題,或?qū)⑸?jí)為噩夢(mèng)級(jí)技術(shù)挑戰(zhàn)。
在超高傳輸速率下,傳統(tǒng) PCIe 插槽與主板走線架構(gòu),若不大幅提升均衡功耗、增加 FEC 糾錯(cuò)延遲,已難以維持穩(wěn)定可靠的信號(hào)質(zhì)量。為此,PCI-SIG 后續(xù)或?qū)?duì) PCIe 插槽架構(gòu)進(jìn)行重新迭代優(yōu)化,包括采用更高等級(jí)基材、收緊制造工藝公差、壓縮電氣鏈路長(zhǎng)度,以及增設(shè)鏈路中繼 Redriver 等方式,保障高速信號(hào)傳輸品質(zhì)。
同時(shí),鑒于 PCI-SIG 始終堅(jiān)守 PCIe 一貫的向后兼容設(shè)計(jì)原則,短期內(nèi)連接器層面不會(huì)出現(xiàn)顛覆性激進(jìn)改動(dòng)。伴隨 Draft 0.5 版本正式發(fā)布,PCIe 8.0 標(biāo)準(zhǔn)也正穩(wěn)步推進(jìn),朝著 2028 年完成最終定稿的目標(biāo)有序落地。
加入”高速銅纜技術(shù)討論群“加客服申請(qǐng)
線束行業(yè)參考學(xué)習(xí)資訊
更多關(guān)于最新的線纜行業(yè)發(fā)展訊息,請(qǐng)關(guān)注我們的微信公眾號(hào)!我們將第一時(shí)間搜尋到行業(yè)前沿訊息和您一起分享!不做盈利用途,文中觀點(diǎn)都是基于公開數(shù)據(jù)及信息,僅供交流,不構(gòu)成投資建議!
特別聲明:以上內(nèi)容(如有圖片或視頻亦包括在內(nèi))為自媒體平臺(tái)“網(wǎng)易號(hào)”用戶上傳并發(fā)布,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.